Diferencia entre revisiones de «DDR4 SDRAM»
m Revertidos los cambios de 80.24.87.198 (disc.) a la última edición de 190.41.170.110 |
|||
Línea 5: | Línea 5: | ||
== Historia y desarrollo == |
== Historia y desarrollo == |
||
La JEDEC (''Joint Electron Device Engineering Council''), empezó a trabajar en el desarrollo de DDR4 en el año [[2005],<ref name="digitimes_2005">{{cita web |url= http://www.digitimes.com/news/a20050530PR201.html |archive=http://es.viatech.com/es/company/events/vtf2005/interview_desi_rhoden.jsp| título=JEDEC: Memory standards on the way|nombre= Vyacheslav |apellido=Sobolev |obra=digitimes.com |año=2005-05-31 |fechaacceso=28-04-2011|cita=''Initial investigations have already started on memory technology beyond DDR3. JEDEC always has about three generations of memory in various stages of the standardization process: current generation, next generation, and future.''}}</ref> 2 años antes del lanzamiento de DDR3 (2007).<ref>{{cita web|título=DDR3: Frequently asked questions|url=http://www.kingston.com/channelmarketingcenter/hyperx/literature/MKF_1223-1_DDR3_FAQ.pdf|editorial=[[Kingston Technology]]|fechaacceso=28-04-2011|cita=''"DDR3 memory launched in June 2007"''}}</ref><ref>{{cita noticia|apellido=Valich|nombre=Theo|título=DDR3 launch set for May 9th|url=http://www.theinquirer.net/inquirer/news/1016272/ddr3-launch-set-may-9th|fechaacceso=28-04-2011|newspaper=[[The Inquirer]]|fecha=02-05-2007}}</ref> Se había previsto terminar la arquitectura de DDR4 para el año 2008, y desde 2007 como decia el futuro presidente de grupo DRAM del la JEDEC, llegaría a tiempo.<ref>{{cita web |url= http://www.eetimes.com/electronics-news/4189215/Non-volatile-memory-is-the-secret-star-at-JEDEC-meeting?pageNumber=1 |título=Non-volatile memory is the secret star at JEDEC meeting |nombre=Christoph |apellido=Hammerschmidt |obra=eetimes.com |año=2007-08-29 |fechaacceso=28-04-2011}}</ref> Sus especificaciones finales se dieron a conocer en el segundo semestre de 2011, poco antes de su lanzamiento comercial,;<ref name="hynix April 2011">{{cita web |url= http://www.behardware.com/news/11425/hynix-produces-its-first-ddr4-modules.html |título=Hynix produces its first DDR4 modules |nombre= Marc |obra=behardware.com |fecha=05-04-2011 |fechaacceso=26-04-2011}}</ref> aunque algunas especificaciones ya se dieron a conocer en 2007,<ref name="The H">{{cita web |url= http://www.h-online.com/newsticker/news/item/IDF-DDR4-the-successor-to-DDR3-memory-736983.html |título=DDR4 – the successor to DDR3 memory|obra=The "H" (h-online.com) |año=2008-08-21|cita=''The JEDEC standardisation committee cited similar figures around one year ago'' |fechaacceso=28-04-2011}}</ref> en 2008 un invitado de [[Quimonda]] (Industria alemana de semiconductores) en el 'San Francisco Intel Developer Forum'<ref name="pc pro 2008">{{cita web |url= http://www.pcpro.co.uk/news/220257/idf-ddr3-wont-catch-up-with-ddr2-during-2009 |título=IDF: DDR3 won't catch up with DDR2 during 2009|nombre=Darien |apellido=Graham-Smith |obra=[[PC Pro]] |año=2008-08-19 |fechaacceso=28-04-2011}}</ref><ref name="The H" /><ref name="computerbase_2008">{{cita web |url=http://www.computerbase.de/news/hardware/arbeitsspeicher/2008/august/idf-ddr4-als-hauptspeicher-ab-2012/ |título=IDF: DDR4 als Hauptspeicher ab 2012 ["Intel Developer Forum: DDR4 as the main memory from 2012"]|apellido=Volker Risska (Volker Rißka) |obra=computerbase.de |año=2008-08-21 |fechaacceso=28-04-2011}} ([http://translate.google.com/translate?hl=en&sl=de&tl=en&u=http%3A%2F%2Fwww.computerbase.de%2Fnews%2Fhardware%2Farbeitsspeicher%2F2008%2Faugust%2Fidf-ddr4-als-hauptspeicher-ab-2012%2F English])</ref><ref name="inquirer 2008">{{cita web |url= http://www.theinquirer.net/inquirer/news/1012591/qimonda-ddr3-moving-forward |título=Qimonda: ddr3 moving forward|nombre=Nebojsa |apellido=Novakovic|obra=The Inquirer |año=2008-08-19 |fechaacceso=28-04-2011}}</ref> anunció al público presente que DDR4 tendria una arquitectura a 30 nm a 1,2 voltios, con frecuencias de bus mínimas de 2133 MT/s y que su lanzamiento sería en 2012.<ref name="inquirer 2008" /><ref name="pc pro 2008" /> |
La JEDEC (''Joint Electron Device Engineering Council''), empezó a trabajar en el desarrollo de DDR4 en el año [[2005],<ref name="digitimes_2005">{{cita web |url= http://www.digitimes.com/news/a20050530PR201.html |archive=http://es.viatech.com/es/company/events/vtf2005/interview_desi_rhoden.jsp| título=JEDEC: Memory standards on the way|nombre= Vyacheslav |apellido=Sobolev |obra=digitimes.com |año=2005-05-31 |fechaacceso=28-04-2011|cita=''Initial investigations have already started on memory technology beyond DDR3. JEDEC always has about three generations of memory in various stages of the standardization process: current generation, next generation, and future.''}}</ref> 2 años antes del lanzamiento de DDR3 (2007).<ref>{{cita web|título=DDR3: Frequently asked questions|url=http://www.kingston.com/channelmarketingcenter/hyperx/literature/MKF_1223-1_DDR3_FAQ.pdf|editorial=[[Kingston Technology]]|fechaacceso=28-04-2011|cita=''"DDR3 memory launched in June 2007"''}}</ref><ref>{{cita noticia|apellido=Valich|nombre=Theo|título=DDR3 launch set for May 9th|url=http://www.theinquirer.net/inquirer/news/1016272/ddr3-launch-set-may-9th|fechaacceso=28-04-2011|newspaper=[[The Inquirer]]|fecha=02-05-2007}}</ref> Se había previsto terminar la arquitectura de DDR4 para el año 2008, y desde 2007 como decia el futuro presidente de grupo DRAM del la JEDEC, llegaría a tiempo.<ref>{{cita web |url= http://www.eetimes.com/electronics-news/4189215/Non-volatile-memory-is-the-secret-star-at-JEDEC-meeting?pageNumber=1 |título=Non-volatile memory is the secret star at JEDEC meeting |nombre=Christoph |apellido=Hammerschmidt |obra=eetimes.com |año=2007-08-29 |fechaacceso=28-04-2011}}</ref> Sus especificaciones finales se dieron a conocer en el segundo semestre de 2011, poco antes de su lanzamiento comercial,;<ref name="hynix April 2011">{{cita web |url= http://www.behardware.com/news/11425/hynix-produces-its-first-ddr4-modules.html |título=Hynix produces its first DDR4 modules |nombre= Marc |obra=behardware.com |fecha=05-04-2011 |fechaacceso=26-04-2011}}</ref> aunque algunas especificaciones ya se dieron a conocer en 2007,<ref name="The H">{{cita web |url= http://www.h-online.com/newsticker/news/item/IDF-DDR4-the-successor-to-DDR3-memory-736983.html |título=DDR4 – the successor to DDR3 memory|obra=The "H" (h-online.com) |año=2008-08-21|cita=''The JEDEC standardisation committee cited similar figures around one year ago'' |fechaacceso=28-04-2011}}</ref> en 2008 un invitado de [[Quimonda]] (Industria alemana de semiconductores) en el 'San Francisco Intel Developer Forum'<ref name="pc pro 2008">{{cita web |url= http://www.pcpro.co.uk/news/220257/idf-ddr3-wont-catch-up-with-ddr2-during-2009 |título=IDF: DDR3 won't catch up with DDR2 during 2009|nombre=Darien |apellido=Graham-Smith |obra=[[PC Pro]] |año=2008-08-19 |fechaacceso=28-04-2011}}</ref><ref name="The H" /><ref name="computerbase_2008">{{cita web |url=http://www.computerbase.de/news/hardware/arbeitsspeicher/2008/august/idf-ddr4-als-hauptspeicher-ab-2012/ |título=IDF: DDR4 als Hauptspeicher ab 2012 ["Intel Developer Forum: DDR4 as the main memory from 2012"]|apellido=Volker Risska (Volker Rißka) |obra=computerbase.de |año=2008-08-21 |fechaacceso=28-04-2011}} ([http://translate.google.com/translate?hl=en&sl=de&tl=en&u=http%3A%2F%2Fwww.computerbase.de%2Fnews%2Fhardware%2Farbeitsspeicher%2F2008%2Faugust%2Fidf-ddr4-als-hauptspeicher-ab-2012%2F English])</ref><ref name="inquirer 2008">{{cita web |url= http://www.theinquirer.net/inquirer/news/1012591/qimonda-ddr3-moving-forward |título=Qimonda: ddr3 moving forward|nombre=Nebojsa |apellido=Novakovic|obra=The Inquirer |año=2008-08-19 |fechaacceso=28-04-2011}}</ref> anunció al público presente que DDR4 tendria una arquitectura a 30 nm a 1,2 voltios, con frecuencias de bus mínimas de 2133 MT/s y que su lanzamiento sería en 2012.<ref name="inquirer 2008" /><ref name="pc pro 2008" /> |
||
En uso comercial para iessalmedina op op op |
|||
== Véase también == |
== Véase también == |
Revisión del 12:43 4 feb 2013
DDR4 SDRAM es una abreviatura de double data rate type four synchronous dynamic random-access memory es un tipo de memoria de acceso aleatorio (Memoria RAM) de la familia de las DRAM usadas ya desde principios de 1970[1] y sucesora de la DDR3 SDRAM, no es compatible con versiones anteriores por diferencias en los voltajes, interfaz física y otros factores, Tienen un gran ancho de banda en comparación con sus versiones anteriores y aún están en fase de desarrollo, se espera su lanzamiento sobre el año 2012.
Sus principales ventajas en comparación con DDR2 y DDR3 son una tasa más alta de frecuencias de reloj y de transferencias de datos (2133 a 4266 MT/s en comparación con DDR3 de 800M a 2.133MT/s.[2][3] la tensión es también menor a sus antecesoras (1,2 a 1,05 para DDR4 y 1,5 a 1,2 para DDR3[3]) DDR4 también apunta un cambio en la topología descartando los enfoques de doble y triple canal, cada controlador de memoria está conectado a un módulo único.[3][4]
Historia y desarrollo
La JEDEC (Joint Electron Device Engineering Council), empezó a trabajar en el desarrollo de DDR4 en el año [[2005],[5] 2 años antes del lanzamiento de DDR3 (2007).[6][7] Se había previsto terminar la arquitectura de DDR4 para el año 2008, y desde 2007 como decia el futuro presidente de grupo DRAM del la JEDEC, llegaría a tiempo.[8] Sus especificaciones finales se dieron a conocer en el segundo semestre de 2011, poco antes de su lanzamiento comercial,;[9] aunque algunas especificaciones ya se dieron a conocer en 2007,[10] en 2008 un invitado de Quimonda (Industria alemana de semiconductores) en el 'San Francisco Intel Developer Forum'[11][10][12][13] anunció al público presente que DDR4 tendria una arquitectura a 30 nm a 1,2 voltios, con frecuencias de bus mínimas de 2133 MT/s y que su lanzamiento sería en 2012.[13][11] En uso comercial para iessalmedina op op op
Véase también
Referencias
- ↑ The DRAM Story, www.ieee.org, 2008, p. 10.
- ↑ Shilov, Anton (16 de agosto de 2010). «Next-Generation DDR4 Memory to Reach 4.266GHz – Report». Xbitlabs.com. Consultado el 03-01-2011.
- ↑ a b c 後藤 弘茂 ("Gotou Shigehiro"). «メモリ4Gbps時代へと向かう次世代メモリDDR4 ("Towards Next-Generation 4Gbps DDR4 Memory")». 2010-08-16. PC Watch (Japan). Consultado el 25 de abril de 2011. (English translation)
- ↑ Swinburne, Richard (26 de agosto de 2010). «DDR4: What we can Expect». bit-tech.net. Consultado el 28 de abril de 2011. – Page 1 – Page 2 – Page 3
- ↑ Sobolev, Vyacheslav (31 de mayo de 2005). «JEDEC: Memory standards on the way». digitimes.com. Consultado el 28 de abril de 2011. «Initial investigations have already started on memory technology beyond DDR3. JEDEC always has about three generations of memory in various stages of the standardization process: current generation, next generation, and future.». Parámetro desconocido
|archive=
ignorado (ayuda) - ↑ «DDR3: Frequently asked questions». Kingston Technology. Consultado el 28 de abril de 2011. «"DDR3 memory launched in June 2007"».
- ↑ Valich, Theo (02-05-2007). «DDR3 launch set for May 9th». The Inquirer. Consultado el 28 de abril de 2011.
- ↑ Hammerschmidt, Christoph (29 de agosto de 2007). «Non-volatile memory is the secret star at JEDEC meeting». eetimes.com. Consultado el 28 de abril de 2011.
- ↑ «Hynix produces its first DDR4 modules». behardware.com. 05-04-2011. Consultado el 26 de abril de 2011.
- ↑ a b «DDR4 – the successor to DDR3 memory». The "H" (h-online.com). 21 de agosto de 2008. Consultado el 28 de abril de 2011. «The JEDEC standardisation committee cited similar figures around one year ago».
- ↑ a b Graham-Smith, Darien (19 de agosto de 2008). «IDF: DDR3 won't catch up with DDR2 during 2009». PC Pro. Consultado el 28 de abril de 2011.
- ↑ Volker Risska (Volker Rißka) (21 de agosto de 2008). «IDF: DDR4 als Hauptspeicher ab 2012 ["Intel Developer Forum: DDR4 as the main memory from 2012"]». computerbase.de. Consultado el 28 de abril de 2011. (English)
- ↑ a b Novakovic, Nebojsa (19 de agosto de 2008). «Qimonda: ddr3 moving forward». The Inquirer. Consultado el 28 de abril de 2011.
[